您的位置:設計參考

設計參考

設計參考/Design Reference

高云半導體推出HyperBus接口軟核

-----2019-05-06

廣東高云半導體科技股份有限公司(以下簡稱“高云半導體”)作為全球發展最快的可編程邏輯公司,宣布其FPGA和可編程SoC產品可支持HyperBus™接口規范。HyperBus接口用于支持外部低引腳數的存儲器和高云內部集成的PSRAM存儲器。

高云半導體推出HyperBusTM 接口軟核

HyperBus存儲器是一種提供低引腳數的高速接口存儲器,非常適合于專注邊緣應用的高云半導體FPGA產品。高云半導體FPGA器件內部集成高達64 Mbits的PSRAM,可使用HyperBus存儲器接口IP直接訪問8-16位可配置的DDR總線寬度。同時也可以通過HyperBus總線連接其他外部HyperRAM和HyperFlash存儲設備。HyperBus接口僅需要11個引腳,可以使用片選信號復用額外的存儲器。

高云半導體的uSoC FPGA還為內部處理器和內置PSRAM以及外部HyperRAM之間提供接口支持,使其成為消費和工業物聯網應用的理想選擇。高云半導體的小蜜蜂家族產品 GW1NSR-2C芯片內部集成了Arm Cortex M3微處理器,FPGA資源和PSRAM。 PSRAM通過HyperBus接口連接到微處理器,內部提供4MB的額外內存。如果需要,還可以添加外部存儲器。

“低引腳數存儲器對于嵌入式半導體應用的未來至關重要。雖然隨著半導體技術的進步不斷進步,當今邏輯器件的邏輯門數持續增加,但I/O數量通常保持不變,“高云半導體國際市場總監Grant Jennings表示,”因此,必須能夠在同等數量的管腳上實現更多的計算和數據帶寬。與使用傳統內存的解決方案相比,高云半導體對HyperBus內存的支持可有效提高其引腳的利用率,從而降低功耗,降低成本和PCB尺寸。

在FPGA應用程序中使用HyperBus內存為嵌入式開發人員提供了創建獨特解決方案的機會。在人工智能和機器學習應用中,相機數據采集或麥克風數據采集及HyperBus內存的數據緩存是非常理想的選擇。同時,HyperBus存儲器還可以用作幀緩存,在系統進入休眠狀態或渲染新圖形時保存最后一個視頻幀。 FPGA還可用于橋接其他處理器接口,如QSPI或傳統并行SRAM,可在PCB空間、布局或成本方面進行優化。

 

高云半導體的HyperBus存儲器接口和集成PSRAM的FPGA器件現已投入生產。集成的PSRAM適用于基于Flash工藝和SRAM工藝的產品系列,封裝外形尺寸小至4.5mm x 4.5mm,FPGA資源范圍在2K-20K LUTs之間。

[返回]
国产自产209最新-亚洲?自拍 色综合图区av网站-国偷自产第40页